Biblioteca Miguel Henríquez Castañeda

Normal view MARC view ISBD view

Diseño e implementación de procesadores PowerPC en FPGA de arquitectura Virtex / Edgar Javier Masa Castilla, Donaldo Mejia Ortíz, Eyvar José Padilla Díaz ; director, Luis Fernando Murillo.

By: Masa Castilla, Edgar Javier.
Contributor(s): Mejia Ortíz, Donaldo | Padilla Díaz, Eyvar José | Murillo, Luis Fernando [director.].
Material type: materialTypeLabelBookPublisher: Cartagena de Indias : Corporación Universitaria Rafael Nuñez, 2009Description: 135 h + 1 CD-Rom.Content type: Media type: sin mediacion Carrier type: volumenSubject(s): Ingenieria de Sistemas -- Tesis y disertaciones academicasDDC classification: INS 2009 Online resources: Click aqui para ver el recurso en texto completo Dissertation note: Trabajo de grado (Ingeniero de Sistemas). Corporación Universitaria Rafael Nuñez. Programa de Ingenieria de Sistemas, 2009. Summary: "La finalidad de este proyecto es describir el entorno de desarrollo de sistemas empotrados utilizando la tecnología del microprocesador power pc en arquitectura virtex-5 a partir del uso de ISE y EDK, adicionalmente a esto se desarrollara un proyecto de sistemas empotrados basados en el procesador power pc que será implementado en su totalidad en la tarjeta virtex-5 ML507 teniendo en cuenta cada uno de los pasos que debemos seguir para diseñar e implementar un sistema empotrado para así obtener un mayor rendimiento de un hardware reconfigurable en este caso la tarjeta virtex-5 ML507 teniendo en cuenta que los sistemas dinámicamente reconfigurables han demostrado en los últimos años su capacidad para ejecutar eficientemente un rango de aplicaciones complejas, utilizando para ello un único dispositivo, por lo tanto en el presente proyecto podremos ver la implementación de la reconfiguración del algoritmo para aplicarlo de la mejor manera en un caso dado, implementado en un Dispositivo Lógico Programable FPGA. Para la reconfiguración de dicho algoritmo en un FPGA, se propone el uso de un Lenguaje Descriptor de Hardware HDL el cual facilita el modelado o descripción de un sistema digital. El HDL elegido para la descripción del algoritmo es el VHDL, Lenguaje Descriptor de Hardware para Circuitos Integrados de muy Alta Velocidad, por tratarse de un lenguaje estandarizado"
Tags from this library: No tags from this library for this title.
    average rating: 0.0 (0 votes)

Trabajo de grado (Ingeniero de Sistemas). Corporación Universitaria Rafael Nuñez. Programa de Ingenieria de Sistemas, 2009.

Incluye bibliografia.

"La finalidad de este proyecto es describir el entorno de desarrollo de sistemas empotrados utilizando la tecnología del microprocesador power pc en arquitectura virtex-5 a partir del uso de ISE y EDK, adicionalmente a esto se desarrollara un proyecto de sistemas empotrados basados en el procesador power pc que será implementado en su totalidad en la tarjeta virtex-5 ML507 teniendo en cuenta cada uno de los pasos que debemos seguir para diseñar e implementar un sistema empotrado para así obtener un mayor rendimiento de un hardware reconfigurable en este caso la tarjeta virtex-5 ML507 teniendo en cuenta que los sistemas dinámicamente reconfigurables han demostrado en los últimos años su capacidad para ejecutar eficientemente un rango de aplicaciones complejas, utilizando para ello un único dispositivo, por lo tanto en el presente proyecto podremos ver la implementación de la reconfiguración del algoritmo para aplicarlo de la mejor manera en un caso dado, implementado en un Dispositivo Lógico Programable FPGA. Para la reconfiguración de dicho algoritmo en un FPGA, se propone el uso de un Lenguaje Descriptor de Hardware HDL el cual facilita el modelado o descripción de un sistema digital. El HDL elegido para la descripción del algoritmo es el VHDL, Lenguaje Descriptor de Hardware para Circuitos Integrados de muy Alta Velocidad, por tratarse de un lenguaje estandarizado"

Ingenieria de Sistemas


Corporación Universitaria Rafael Núñez | Institución Universitaria | Vigilada Mineducación
Reconocimiento personería jurídica: Resolución 6644 del 5 de junio de 1985 Mineducación.
Institución de Educación Superior sujeta a inspección y vigilancia por parte del Ministerio de Educación Nacional.

Circulación y Préstamo:

Lunes a Viernes: de 7:00 a.m. a 8:00 p.m (jornada continua)
Sábados: de 8:00 a.m. a 2:00 p.m.
Cartagena: 6517088
Barranquilla: 3602197.
Dirección: Cra. 7 #3534, Cartagena, Bolívar.

Powered by Koha